時間:2010-05-05 11:34:16來源:wuyue
1 引言
現在有很多以以太網為基礎的工業(yè)通信協(xié)議,并都有自己的優(yōu)缺點,其中有些協(xié)議是開源的,這讓開發(fā)者可以設計出自己的協(xié)議。這也意味著這些開源的協(xié)議在工業(yè)上將更加受到歡迎,應用也更加廣泛?,F在還沒有統(tǒng)一的協(xié)議,而且協(xié)議的發(fā)展影響著以太網標準的變化,這就要求能夠支持多種協(xié)議的設計方法。本文主要提出使用FPGA 來盡可能支持較多的工業(yè)以太網協(xié)議并能支持新協(xié)議的加入和系統(tǒng)改進。
2 基于FPGA 的工業(yè)以太網解決方案
支持多種協(xié)議的一般的方法可以通過針對每一種協(xié)議都設計一塊板卡,在需要時互相替換來實現。但隨著市場上標準的增加和發(fā)展,則需要設計出一種性價比高而且還能快速支持 新協(xié)議的解決方法。 隨著以太網的不斷變化,需要開發(fā)設計新的電路板,這就會使得成本加大,而且實現的慢。然而,通過使用帶有FPGA 的工業(yè)以太網接口就可以解決以上的問題,使用FPGA 最主要的好處在于它容易重新配置。
在任何時候只需要構造一個電路板和能支持任一種工業(yè)以太網協(xié)議的硬件程序。如果要使用不同的協(xié)議或是用戶改變執(zhí)行命令,只需花費幾秒鐘根據具體 需要改寫FPGA 的配置文件。這種多協(xié)議方法大大降低了開發(fā)成本,減小編碼量[1]。
FPGA 與以太網收發(fā)器(通常為PHY)結合使用時,它可以完成所有以太網接口的功能。PHY 和電路板中的物理層接口,數據鏈路層(MAC)硬件功能可由FPGA 硬件配置程序來實現;再往上層(3 層以上)的功能是由運行在FPGA 邏輯電路配置的核心處理器上的軟件實現的。
FPGA 邏輯電路是可編程的,I/O 管腳支持多種協(xié)議,現有的IP 接口應用廣泛,所以在現有的應用處理器和FPGA 之間很容易實現通信信道。一般現有的處理器接口(如I2C,SPI,其他一些本地并行總線)或系統(tǒng)(PCI,PCI Express,CANopen 等)都可以與FPGA 通信。
由于FPGA 硬件是可編程的,如果想把應用程序封裝到FPGA 中,那么可以設計含有多個微處理器軟核。這樣做的好處在于它可以減少組件數量,降低成本和功率消耗。此外,完全基于IP 設計易于移植到新設備上,而且FPGA 的使用周期長,所以這種設計不會很快被淘汰。
3 構造基于FPGA 的硬件IP 設計 設計處理器和以太網MAC硬件看起來很難,但實際上,SOPC Builder 提供了處理器和以太網MAC的IP核,這就變得簡單多了。Altera’s QuartusⅡ的開發(fā)環(huán)境包含SOPC Builder[2],SOPC Builder 能快速并自動配置、集成和生成基于IP的系統(tǒng)。
GUI 的截圖(圖2)中左邊列表顯示了可用的IP 核。若想在現使用的系統(tǒng)中加入IP 核,設計者只需雙擊所需的IP 模塊。選定IP 模塊后,會出現配置信息,可以選擇相應的選項(圖2 右邊)。完成這些后,配置好的IP 功能塊就會出現在當前系統(tǒng)設計中,如圖窗口的右邊。該部件的地址和中斷級別 可以改變,可通過GUI 修改系統(tǒng)內的互聯(lián)結構來改變IP 部件間的連接。處理器能夠快速設 計模塊和高度優(yōu)化系統(tǒng)(如圖3)。
圖中窗口下面顯示設計的出錯信息,因而開發(fā)者可以很容易的查錯糾錯。系統(tǒng)設計好后,設計人員點擊“generate”后即生成所要求的系統(tǒng)。該系統(tǒng)生成后,可作為QuartusⅡ原理圖設計編輯器的一個功能模塊。 如果以后需要修改設計,設計人員只需打開SOPC Builder 使用GUI 來修改,再重新生成系統(tǒng),然后用QuartusⅡ軟件重新組合,就生成了新的配置文件,這樣在很短的時間內生成了一個新的工業(yè)以太網協(xié)議的硬件設計。
硬件IP 通常封裝作為SOPC Builder的一個部件,它包含了MAC 和其它的所需的邏輯電路。對于軟件IP可在經銷商出購買,也可以自己通過移植LwIP 協(xié)議實現。LwIP 是Light-weight Internet Protocol 的縮寫,即輕量級網絡協(xié)議。LwIP 是瑞典計算機 科學院的Adam Dunkels 等開發(fā)的用于嵌入式系統(tǒng)的TCP/IP 協(xié)議棧[5]。
LwIP 實現的重點是在保持TCP/IP 協(xié)議主要功能的基礎上減少對RAM 的占用[3],一般它只需要幾十KByte 的RAM 和40K 左右的ROM 就可以運行,在嵌入式系統(tǒng)中應用相當廣泛。在使用和移植的過程中可根據傳輸數據的不同要求進行刪減或增補。在設計LwIP 時,就要考慮到移植問題,把所有和硬件、編譯器相關的部分獨立出來[4],放在/src/arch 下面。若要移植,只要修改這個目錄下的文件即可。
(1)與CPU或編譯器相關的include 文件。LwIP/src/arch/include/arch 目錄下,cc.h、cpu.h、perf.h中有一些與CPU 或編譯器相關的定義,如數據長度、字的高低位順序等。這應該與用戶的操作系統(tǒng)定義的參數一致。通常,C語言的結構體(struct)是4 字節(jié)對齊的,但是在處理 數據包的時候,LwIP 是通過結構體中不同數據的長度來讀取相應的數據的,所以,一定要在定義struct 的時候使用_packed 關鍵字,讓編譯器放棄struct 的字節(jié)對齊。
LwIP 也考慮到了這個問題,所以,在它的結構體定義中有幾個PACK_STRUCT_xxx 宏,在移植的時候添加編譯器所對應的_packed 關鍵字。
(2)sys_arch 操作系統(tǒng)相關部分。sys_arch.c 中的內容是與操作系統(tǒng)相關的一些結構和函 數,主要可以分為四個部分:
①sys_sem_t 信號量。LwIP 中需要使用信號量進行通信,所以在sys_arch 中應實現信號 量結構體和處理函數: struct sys_sem_t
sys_sem_new() //創(chuàng)建一個信號量結構
sys_sem_free() //釋放一個信號量結構
sys_sem_signal() //發(fā)送信號量
sys_arch_sem_wait() //請求信號量
?、?sys_mbox_t 消息。LwIP 使用消息隊列來緩沖、傳遞數據報文,因此要在sys_arch 中實現消息隊列結構。
sys_mbox_t 以及相應的操作函數:
sys_mbox_new() //創(chuàng)建一個消息隊列
sys_mbox_free() //釋放一個消息隊列
sys_mbox_post() //向消息隊列發(fā)送消息
sys_arch_mbox_fetch() //從消息隊列中獲取消息
?、?sys_arch_timeout 函數。LwIP 中每個與外界網絡連接的線程都有自己的timeout 屬性, 即等待超時時間。這個屬性表現為每個線程都對應一個sys_timeout 結構體隊列,它包括這 個線程的timeout 時間長度,以及超時后應調用的timeout 函數,該函數會做一些釋放連接、 回收資源的工作。Timeout 結構體已經在sys.h 中定義好了,而且對結構體隊列的數據操作 也由LwIP 負責,我們所要實現的是如下函數:
5 測試
將修改后的LwIP 進行測試,比如移植到μC/OS-II 中。先對LwIP 進行初始化,再創(chuàng)建TCP或UDP任務,然后就可以測試了,關鍵部分的代碼和說明如下:
6 結束語
成本低廉的FPGA 和微處理器軟核IP 使得工業(yè)以太網具有高性價比可編程解決方案成為可能。該方案只需用一個電路板就能實現傳送不同的工業(yè)以太網協(xié)議,并且具有開發(fā)成本低、使用周期長的特點。由于協(xié)議的發(fā)展,已經不同于以往的實現方法,而且有很多新的協(xié)議形成,能支持任何工業(yè)以太網協(xié)議的靈活可變的且具有成本效益的解決方案顯得越來越重要。對于工業(yè)設備制造商來說,用FPGA 實現工業(yè)以太網也是勢在必行。
本文作者的創(chuàng)新點:使用FPGA 實現在一個電路板上傳送不同的工業(yè)以太網協(xié)議的功能,并能支持加入新的協(xié)議,使用周期長,具有高性價比的優(yōu)點,而且易開發(fā)。
標簽:
中國傳動網版權與免責聲明:凡本網注明[來源:中國傳動網]的所有文字、圖片、音視和視頻文件,版權均為中國傳動網(m.u63ivq3.com)獨家所有。如需轉載請與0755-82949061聯(lián)系。任何媒體、網站或個人轉載使用時須注明來源“中國傳動網”,違反者本網將追究其法律責任。
本網轉載并注明其他來源的稿件,均來自互聯(lián)網或業(yè)內投稿人士,版權屬于原版權人。轉載請保留稿件來源及作者,禁止擅自篡改,違者自負版權法律責任。
產品新聞
更多>2024-11-01
2024-10-31
2024-10-31
2024-10-31
2024-10-31
2024-10-29