要提升處理器性能,不斷增加核心數(shù)是一種方法。不過(guò)北卡羅拉娜州立大學(xué)(NorthCarolinaStateUniversity)的研究團(tuán)隊(duì)則另辟蹊徑,藉由發(fā)展全新的處理器預(yù)取(prefetching)及動(dòng)態(tài)調(diào)整數(shù)據(jù)帶寬兩項(xiàng)技術(shù),將處理器性能推升10~40%之多。
處理器在處理數(shù)據(jù)時(shí),首先會(huì)將數(shù)據(jù)從內(nèi)存捉進(jìn)處理器的快取區(qū)內(nèi),之后才能繼續(xù)后續(xù)的運(yùn)算。若處理器與內(nèi)存間的帶寬固定不變,而核心數(shù)不斷增加時(shí),由于分母越來(lái)越大,能分給每個(gè)核心的帶寬就會(huì)越來(lái)越少,進(jìn)而成為數(shù)據(jù)傳輸?shù)钠款i。此外,為了提升處理器運(yùn)算性能,提前預(yù)測(cè)即將用到的數(shù)據(jù)并將它提前讀取進(jìn)處理器快取內(nèi)的「預(yù)取技術(shù)」是許多處理器都會(huì)采用的技術(shù)。然而預(yù)取也不見(jiàn)得是百發(fā)百中,一旦判斷錯(cuò)誤,這個(gè)動(dòng)作反而會(huì)讓處理性能變差。
北卡羅拉娜的研究團(tuán)隊(duì)提升處理性能的方法,主要從兩個(gè)地方下手:其一是發(fā)展新的算法來(lái)動(dòng)態(tài)分配各個(gè)核心使用的數(shù)據(jù)帶寬,以減少數(shù)據(jù)傳輸瓶頸發(fā)生的可能。其二則是動(dòng)態(tài)開(kāi)關(guān)預(yù)取機(jī)制,當(dāng)預(yù)取的準(zhǔn)確度低于某個(gè)程度時(shí)即關(guān)閉掉預(yù)取的功能,以減少捉取錯(cuò)誤數(shù)據(jù)所占用的額外帶寬。引用來(lái)源處有完整的公關(guān)稿,至于更完整的學(xué)術(shù)論文內(nèi)容將于六月九日正式發(fā)表。